385 Archi4
Module ASR1 - Architecture
Les Mémoires
• Assemblage de Transistors et condensateurs
• Circuit décodeur d’adresse
• Exploitées pour construire les
• registres du processeur,
• la mémoire centrale,
• les ports d’Entrées / Sorties (Unité d’Echange)
MEMOIRE
CENTRALE
PROC
BUS
UNITE
ECHANGE
INTERCONNEXION
UNITE
ECHANGE
UNITE
ECHANGE
65
Université Paul Sabatier
Module ASR1 - Architecture
Les Mémoires
Sur détection d’une adresse en entrée le décodeur sélectionne le mot mémoire
Si signal Read alors restitution du mot mémoire en sortie
Si signal Write alors modification du mot mémoire
Adresse
Décodeur adresses READ / WRITE
DONNEES
66
Université Paul Sabatier
Module ASR1 - Architecture
Classification des mémoires
MEMOIRES
MORTES
ROM
PROM
EPROM
EEPROM
FLASH ROM
VIVES
STATIQUES
DYNAMIQUES
ASYNCHRONE
SRAM
FPM
EDO
SYNCHRONE
SDRAM
DDR-SDRAM
RAMBUS
VCM-RAM
67
Université Paul Sabatier
Module ASR1 - Architecture
Caractéristiques des mémoires
• Mémoires mortes
– Mémoires conservant l’information en l’absence d’alimentation électrique (ROM,PROM)
– Effaçables par rayons UV (EPROM) ou par un niveau électrique (EEPROM)
– « Flash ROM » mémoire récente de type EEPROM mais de dimension réduite
– « ROM BIOS » mémoire contenant le programme d’amorce d’un système :
• Le programme de chargement est contenu dans une mémoire
FLASH,
• Les paramètres système (type de disque….) sont maintenus dans une
NVRAM (non volative RAM) alimentée par une batterie au Lithium
68
Université Paul Sabatier
Module ASR1 - Architecture
Caractéristiques des mémoires
• Mémoires vives (Random Access Memory)
– Mémoires ne conservant pas l’information en l’absence d’alimentation électrique
– Static RAM ne nécessitent pas de rafraichissement (conserve l’information pendant plusieurs heures)
– Dynamic RAM nécessitent un rafraichissement de l’information plusieurs fois par seconde
– Mémoire asynchrone : le processeur ne peut pas engager un nouvel accès tant que