vhjb;kj
Nom du candidat : …………………………………..................
Prénom : …………………………………………………………
Classe : ………………………………………………………….
Date : …………………………………………………………….
TP N° : A119
M-
Objet et critères d’évaluation
Notation
A : Compréhension du sujet et communication orale
… / 2 pts
B : Production et compte rendu :
I - Synthèse d’un demi - additionneur
1 - a
Saisie ou câblage du circuit 1
… / 1 pt
1 - b
Table de vérité + équation logique
… / 1 pt
2
Conclusion
… / 1pt
3
Nom du circuit
… / 1pt
4
Modèle du circuit
… / 1pt
5
Solution avec NAND
… / 1 pt
II - Synthèse d’un additionneur complet
1 - a
Saisie ou câblage du circuit 2
… / 1 pt
1 - b
Table de vérité + équation logique
… / 2 pts
2
Conclusion
… / 1 pt
3
Nom du circuit
… / 1pt
4
Modèle du circuit
… / 1pt
III - Synthèse d’un additionneur intégré
1
Opération d’addition
… / 1 pt
2
Schéma de câblage
… / 2pts
3
Liaisons manquantes + simulation
… / 2pts
4
Remplissage du tableau
… / 1pt
Professeurs correcteurs :
Noms et Prénoms
Etablissement
Emargements
1 - …………………………………….
Lycée Sbeïtla
2 - ……………………………………
Lycée Sbeïtla
Travail demandé :
I - On désire faire la synthèse d’un additionneur de deux nombres ( A : ao ) et ( B : bo ) .
Soit le schéma suivant du circuit 1:
1°/ En utilisant la maquette, le simulateur logique ou le logiciel de simulation : a - Câbler le logigramme proposé. b - Remplir la table de vérité suivante, puis retrouver les équations des sorties :
Table de vérité : Equations :
2°/ Conclure sur les limites du circuit 1 :
Ce circuit permet d'additionner uniquement deux bits du même rang sans tenir compte du retenue de l'addition du rang précédent .
3°/ Donner un nom pour le circuit 1 :
C'est un demi additionneur .
4°/ Donner le modèle ( symbole ) du circuit 1 :